| | Стр.
|
| ВВЕДЕНИЕ
|
|
| Основы цифровой электроники
|
|
| 1.1. Простейшие способы получения цифрового сигнала
|
|
| 1.2. Простейшие способы контроля цифровых сигналов
|
|
| 1.3. Логические переменные, базовые операции между логическими переменными
|
|
| 1.4. Числа, используемые в цифровой электронике
|
|
| 1.5. Арифметические действия над двоичными числами
|
|
| 1.6. Переполнение
|
|
| 1.7. Цифровая интегральная схема
|
|
| 1.8. Упрощение и минимизация логических функций
|
|
| 1.9. Недоопределенная функция
|
|
| 1.10. Контрольные вопросы
|
|
| 1.11. Индивидуальные задания
|
|
| Логические элементы
|
|
| 2.1. Базовые логические элементы
|
|
| 2.2. Особенности работы логических элементов
|
|
| 2.2.1. Совместимость входных и выходных сигналов
|
|
| 2.2.2. Нагрузочная способность
|
|
| 2.2.3. Квантование (формирование) сигнала
|
|
| 2.2.4. Помехоустойчивость
|
|
| 2.2.5. Работоспособность в широкой области допусков и параметров
|
|
| 2.2.6. Затухание переходных процессов за время одного такта
|
|
| 2.3. Основные характеристики логических элементов
|
|
| 2.4. Основные параметры логических элементов
|
|
| 2.4.1. Динамические параметры
|
|
| 2.4.2. Статические параметры логических элементов
|
|
| 2.5. Особенности проектирования цифровых приборов
|
|
| 2.6. Входы и выходы цифровых микросхем
|
|
| 2.7. Контрольные вопросы
|
|
| 2.8. Индивидуальные задания
|
|
| Триггеры
|
|
| 3.1.Общие сведения
|
|
| 3.1.1. Параметры триггера
|
|
| 3.2.Принцип работы асинхронного триггера
|
|
| 3.2.1. Асинхронный RS триггер
|
|
| 3.2.2. Асинхронный JK триггер
|
|
| 3.2.3. Асинхронный Т триггер
|
|
| 3.3.Синхронные триггеры
|
|
| 3.3.1. Состязания в асинхронных комбинационных и последовательных схемах
|
|
| 3.3.2. Синхронный RS триггер
|
|
| 3.3.3. D триггер
|
|
| 3.4.Основные схемы включения триггеров
|
|
| 3.4.1. Подавление дребезга контактов выключателя при помощи триггера
|
|
| 3.4.2. Использование триггера в качестве флага процесса
|
|
| 3.4.3. Синхронизация с помощью триггера
|
|
| 3.4.4. Построение линий задержки с помощью триггера
|
|
| 3.5. Контрольные вопросы
|
|
| 3.6. Индивидуальные задания
|
|
| Регистры
|
|
| 4.1.Общие сведения
|
|
| 4.2. Регистры хранения (памяти)
|
|
| 4.2.1. Стробируемые регистры
|
|
| 4.2.2. Тактируемые регистры
|
|
| 4.3. Регистры сдвига
|
|
| 4.4. Способы вывода информации из регистра
|
|
| 4.5.Контрольные вопросы
|
|
| 4.5. Индивидуальные задания
|
|
| Счетчики
|
|
| 5.1.Общие сведения
|
|
| 5.2. Счетчики с последовательным переносом (асинхронные счетчики)
|
|
| 5.2.1. Суммирующие счетчики
|
|
| 5.2.2. Вычитающие счетчики
|
|
| 5.2.3. Увеличение разрядности асинхронных счетчиков
|
|
| 5.2.4. Применение асинхронных счетчиков
|
|
| 5.3. Счетчики с параллельным переносом (синхронные счетчики)
|
|
| 5.3.1. Синхронные счетчики с асинхронным переносом
|
|
| 5.3.2. Синхронные счетчики с синхронным переносом
|
|
| 5.4. Счетчики с произвольным коэффициентом счета
|
|
| 5.5. Контрольные вопросы
|
|
| 5.6. Индивидуальные задания
|
|
| Шифраторы и дешифраторы
|
|
| 6.1.Общие сведения
|
|
| 6.2.Дешифраторы
|
|
| 6.2.1. Применение дешифраторов
|
|
| 6.3.Шифраторы
|
|
| 6.4. Контрольные вопросы
|
|
| 6.5. Индивидуальные задания
|
|
| Мультиплексоры
|
|
| 7.1.Мультиплексоры
|
|
| 7.2. Демультиплексоры
|
|
| 7.3. Контрольные вопросы
|
|
| 7.4. Индивидуальные задания
|
|
| Компараторы
|
|
| 8.1 Одноразрядный компаратор
|
|
| 8.2 Многоразрядный компаратор
|
|
| 8.3. Контрольные вопросы
|
|
| 8.4. Индивидуальные задания
|
|
| Сумматоры
|
|
| 9.1.Общие сведения
|
|
| 9.2.Четвертьсумматор
|
|
| 9.3.Полусумматор
|
|
| 9.4. Полный одноразрядный двоичный сумматор
|
|
| 9.5. Многоразрядные сумматоры
|
|
| 9.5.1. Последовательный многоразрядный сумматор
|
|
| 9.5.2. Параллельный многоразрядный сумматор с последовательным переносом
|
|
| 9.5.3. Параллельный многоразрядный сумматор с параллельным переносом
|
|
| 9.6. Микросхемы многоразрядных сумматоров
|
|
| 9.7. Сумматоры групповой структуры
|
|
| 9.8. Контрольные вопросы
|
|
| 9.9. Индивидуальные задания
|
|
| Преобразователи кодов
|
|
| 10.1. Контрольные вопросы
|
|
| Одновибраторы и генераторы
|
|
| 11.1.Одновибраторы
|
|
| 11.2.Генераторы
|
|
| 11.3. Контрольные вопросы
|
|
| Память
|
|
| 12.1 Общие сведения
|
|
| 12.2. Типовые структуры и функциональные узлы микросхем памяти
|
|
| 12.3. Условные графические обозначения микросхем памяти
|
|
| 12.4. Применение ПЗУ
|
|
| 12.5. Применение ОЗУ
|
|
| 12.6 Контрольные вопросы
|
|
| 12.7. Индивидуальные задания
|
|
| АЦП и ЦАП
|
|
| 13.1 Принцип работы АЦП
|
|
| 13.5. Контрольные вопросы
|
|
| ТИПОВЫЕ СИТУАЦИИ ПРИ ПОСТРОЕНИИ УЗЛОВ И УСТРОЙСТВ НА СТАНДАРТНЫХ ИНТЕГРАЛЬНЫХ СХЕМАХ
|
|
| 14.1. Режимы неиспользуемых входов в логических элементах
|
|
| 14.2. Режимы неиспользуемых логических элементов
|
|
| 14.3. Наращивание числа входов логических элементов
|
|
| 14.4. Снижение нагрузок на выходах логических элементов
|
|
| 14.5. Паразитные связи цифровых элементов по цепям питания
|
|
| 14.6. Паразитные связи цифровых элементов по цепям питания
|
|
| 14.6.1.Внешние помехи
|
|
| 14.6.2.Токовые помехи
|
|
| 14.6.3. Перекрестные помехи
|
|
| 14.6.4. Искажения сигналов в несогласованных линиях
|
|
| 14.6.5. Линии передачи сигналов.
|
|
| СПИСОК ЛИТЕРАТУРЫ
|
|