Интерфейс JTAG

Последовательный интерфейс Serial ATA

Поддерживает два режима передачи данных.

Асинхронная передача используется для пересылки данных по конкретному адресу с подтверждением приема и обнаружением ошибок. Трафик который не требует очень высоких скоростей доставки, вполне подходит для данного режима

Изохронная передача предполагает пересылку данных через равные промежутки времени, причем подтверждение приема не используется. Этот режим предназначен для персылки оцифрованной видео и аудио информации.

Стандарт IEEE 1394 выделяет следующие функции устройств:

Хозяин цикла – выполняется корневым узлом, имеет наивысший приоритет доступа к шине, обеспечивает общую синхронизацию остальных устройств на шине, а также изохронных сеансов передачи данных.

Диспетчер шины управляет питанием шины и выполняет некоторые функции оптимизации.

Диспетчер изохорных ресурсов распределяет временные интервалы среди узлов, собирающихся стать передатчиками.

SATA – последовательный интерфейс обмена данными с накопителями информации. SATA является развитием параллельного интерфейса ATA (IDE), который после появления SATA был переименован PATA (Parallel ATA)

Версии Serial ATA:

SATA Revision 1.x

SATA Revision 2.x

SATA Revision 3.x

Термином JTAG обозначает совокупность средств позволяющих проводить тестирование БИС/Сбис без физического доступа к каждому её выводу.

JTAG – Joint Test Action Group. Термином «периферийное сканирование» называют тестирование по JTAG стандарту.

Схема у Степана

Ячейки сканирования BSC могут работать в разных режимах. В рабочее режиме они просто пропускают сигналы через себя слева направо и не изменяют функционирования устройства. При этом для выходов обычного логического типа нужна одна BSC, для выходов с третьим состоянием – две, для двунаправленных выводов – три. Входные сигналы проходят через ячейки BSC прямо к соответствующим точкам основных схем кристалла.

В режиме тестирования пропуск сигналов через ячейки проекращаются, а сами они, воединялись последовательно, образуют сдвигающий регистр, обладающий также некоторыми допонительными функциями. В такой сдивагающий регистр со входа данных тестирования может быть введен тестовый код для подачи на выходные точки основной схемы кристалла. Результат который выработает оснавная схема, загружается в ячейки BSC на ёё выходах т затем

Архитектура CISC от Intel

CISC (Complete Instruction Set Computing) – компьютер с полным набором команд. CISC характеризуется следящими свойствами:

· Нефиксированное значение длины команды

· Арифметические действия кодируются в одной команде

· Небольшое число регистров, каждый их которых выполняет строго определенную функцию

Схема на телефоне (Структура микропроцессоров системы)


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: