Регистры памяти

 
 
Рис. 21. Регистр памяти и его обозначение.
 
 


В отличие от последовательного соединения триггеров, образующих регистр сдвига, их параллельное соединение образует регистр памяти.

В регистрах памяти триггеры не имеют соединения по информационным каналам. Общими цепями являются синхронизирующая цепь, цепь сброса в 0 (RESET). Данный тип регистров служит для хранения поступающих в параллельном коде информационных сигналов, а также съёма в параллельном коде выходной информации. Данный тип регистров обладает максимальным быстродействием. Для управления работой регистров служат управляющие входы V1, V2. Эти входы определяют состояние выходной шины, как показано в таблице:

V1 V2 Режим работы
    Информация проходит сквозь регистр
    Запись информации
    Считывание информации
    Отключение регистров от шины, т.е. переход в высокоимпедансное состояние

Для исключения влияния переходных процессов последующих каскадов на предыдущие, в регистрах применяют триггеры типа MS.



Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: