Логические элементы на ключах с динамической нагрузкой

Логические элементы на ключах с динамической нагрузкой состоят из одного нагрузочного и нескольких управляющих транзисторов. Если управляющие транзисторы включены параллельно, то, как и в НСТЛ (см. рисунок 15,а), элемент осуществляет логическую операцию ИЛИ-НЕ, а при последовательном соединении — операцию И-НЕ (рисунок 18,а,б).

Рисунок 18 Схемы элементов МОП ТЛ: а) – ИЛИ-НЕ, б) – И-НЕ.

При наличии на входах X1 и X2 напряжения UВХ=U 0< UЗИ.пор управляющие транзисторы VT1 и VT2 закрыты. При этом напряжение на выходе соответствует уровню лог. «1». Когда на одном или на обоих входах элемента действует напряжение UВХ=U 1> UЗИ.пор, то на выходе имеем лог. «0», что соответствует выполнению логической операции ИЛИ-НЕ.

В схеме элемента И-НЕ управляющие транзисторы включены последовательно, поэтому уровень лог. «0» на выходе схемы имеет место только при единичных сигналах на обоих входах.

Элементы МОП ТЛ имеют высокую помехоустойчивость, большой логический перепад, малую потребляемую мощность и сравнительно низкое быстродействие. Для элементов на низкопороговых МОП-транзисторах обычно UПИТ =5…9 В, а на высокопороговых UПИТ =12,6…27 В. Основные параметры МОП ТЛ: Pпот =0,4…5 мВт, tЗД.ср =20…200 нс; U 0≤1 В; U 1≈7 В.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: