После прихода запроса DMA формирует цикл ожидания сигнала HLDA от МП в ответ на сигнал HOLD. Затем выставляется сигнал AEN, запрещающий дешифрацию адресов устройствами, не участвующими в DMA. Заем выставляется адрес памяти, и вырабатывается ответ запросившему DMA DRQ. В следующих тактах формируется сигнал (). Затем сигналы снимаются, и цикл завершается. Для увеличения длительносити сигналов можно ввести дополнительным тактом DMA, установив линию BUSRDY в 0 в тетьем такте DMA.
Шина EISA (32-х разрядная).
Дополнительные характеристики (к ISA)
1. Совместимость с платами под ISA шину
2. Поддержка 8-16-32-разядных передач
3. Автоматическое согласование форматов (8-16-32) взамодействующих устройств
4. Наличие разьемно-специфицированных линий связи, что обеспечивает географическую адресацию и режим автоконфигурации
5. Возможность выбора двух типов входов запросов прерывания — динамический (по фронту) и статический (по уровню)
6. Дополнительные циклы DMA-обмена (A,B,C) каждый с возможностью 8,16 и 32 разрядных передач, VDMA до 33 Мб/с.
7. Наличие подсистемы задатчиков с шестью уровнями приоритета
8. Поддержка блочных передач.
Дополнительные сигналы (к ISA):
обозна | вх/вых относительно: |
Наименование |
|