Определите по таблице истинности операцию, которую выполняет логический элемент и его условное обозначение

Х2 Х1 У
     
     
     
     

-логический элемент 1

-логический элемент 2

-логический элемент 3

+логический элемент 4

-логический элемент 5

 

 

##theme 4

##score 2

##type 1

##time 0:00:00

Определите операцию, которую выполняет схема, построенная на логических элементах

+ 3 ИЛИ

- 3ИЛИ-НЕ

- 3 И

- 3И-НЕ

 

 

##theme 4

##score 2

##type 1

##time 0:00:00

Определите операцию, которую выполняет схема, построенная на логических элементах.

- 2 ИЛИ

- 2ИЛИ-НЕ

+ 2 И

- 2И-НЕ

 

 

##theme 4

##score 2

##type 1

##time 0:00:00

Определите операцию, которую выполняет схема, построенная на логических элементах

+ 2 ИЛИ

- 2ИЛИ-НЕ

- 2 И

- 2И-НЕ

 

 

##theme 4

##score 2

##type 1

##time 0:00:00

Определите операцию, которую выполняет схема, построенная на логических элементах

+ 3ИЛИ

- 3ИЛИ-НЕ

- 3И

- 3И-НЕ

 

 

##theme 4

##score 2

##type 1

##time 0:00:00

Определите операцию, которую выполняет схема, построенная на логических элементах.

- 3 ИЛИ

- 3ИЛИ-НЕ

+ 3 И

- 3И-НЕ

 

 

##theme 6

##score 3

##type 2

##time 0:00:00

На рисунке изображена электрическая схема логического элемента эмиттерно-связанной логики. Определите состояние транзисторов и напряжение на выходе Y2 при подаче на входы логических нулей.

+ транзисторы Т1 и Т2 закрыты

+ транзистор Т3 открыт

+ транзистор Т5 закрыт

+ на выходе Y2 – уровень логического нуля

- транзистор Т5 открыт

- на выходе Y2 – уровень логической единицы

- транзисторы Т1 и Т2 открыты

 

 

##theme 6

##score 3

##type 2

##time 0:00:00

На рисунке изображена электрическая схема логического элемента эмиттерно-связанной логики. Определите состояние транзисторов и напряжение на выходе Y1 при подаче на входы логических нулей.

+ транзисторы Т1 и Т2 закрыты

- транзистор Т4 закрыт

- на выходе Y1 – уровень логического нуля

+ на выходе Y1 – уровень логической единицы

+ транзистор Т4 открыт

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

Логический элемент эмиттерно-связанной логики, представленный на рисунке, выполняет операции:

- на выходе Y1 – ИЛИ

+ на выходе Y1 – ИЛИ-НЕ

+ на выходе Y2 – ИЛИ

- на выходе Y2 – ИЛИ-НЕ

- на выходе Y1 – И-НЕ

- на выходе Y2 – И-НЕ

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

О логическом элементе, представленном на рисунке, можно сказать следующее:

+ инвертор на МДП- транзисторах

- выполняет операцию И-НЕ

+ транзистор Т2 выполняет роль резистора

+ транзистор Т2 всегда открыт

+ на величину выходного напряжения влияет только состояние транзистора Т1

 

 

##theme 6

##score 1

##type 3

##time 0:00:00

При подаче на входы логического элемента напряжений, соответствующих уровням логических единиц (Х12=1), уровень сигнала на выходе Y равен

 

 

##theme 6

##score 1

##type 1

##time 0:00:00

Логический элемент, представленный на рисунке, выполняет операцию

- И-НЕ

+ ИЛИ-НЕ

- И

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

О логическом элементе, представленном на рисунке, можно сказать следующее:

- инвертор на МДП- транзисторах

- выполняет операцию И-НЕ

+ транзистор Т3 выполняет роль резистора

+ транзистор Т3 всегда открыт

+ на величину выходного напряжения влияет состояние транзисторов Т1 и Т2

- на величину выходного напряжения влияет состояние транзистора Т3

 

 

##theme 6

##score 1

##type 3

##time 0:00:00

При подаче на входы логического элемента, представленного на рисунке, напряжений, соответствующих уровням логических единиц, уровень сигнала на выходе Y равен

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

О логическом элементе, представленном на рисунке, можно сказать следующее:

+ выполняет операцию И-НЕ

- выполняет операцию ИЛИ-НЕ

+ транзистор Т3 выполняет роль резистора

+ транзистор Т3 всегда открыт

+ на величину выходного напряжения влияет состояние транзисторов Т1 и Т2

- на величину выходного напряжения влияет состояние транзистора Т3

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

О логическом элементе, представленном на рисунке, можно сказать следующее:

+ инвертор на КМОП-транзисторах

- транзистор Т1 выполняет роль резистора

- транзистор Т2 всегда открыт

+ на величину выходного напряжения влияет состояние транзистора Т1

+ при подаче на вход логического нуля, соответствующий n-канальный транзистор закрывается, а р-канальный открывается.

- при подаче на вход логического нуля, соответствующий n-канальный транзистор открывается, а р-канальный закрывается.

 

 

##theme 6

##score 2

##type 2

##time 0:00:00

О логическом элементе, представленном на рисунке, можно сказать следующее

+ построен на КМОП-транзисторах

- на величину выходного напряжения влияет состояние транзисторов Т1 и Т2

+ на величину выходного напряжения влияет состояние транзисторов Т3 и Т4

+ при подаче на вход логического нуля, соответствующий n-канальный транзистор закрывается, а р-канальный открывается.

- при подаче на вход логического нуля, соответствующий n-канальный транзистор открывается, а р - канальный закрывается.

 

 

##theme 6

##score 1

##type 1

##time 0:00:00

Логический элемент, представленный на рисунке, выполняет операцию

+ И-НЕ

- ИЛИ-НЕ

- И

 

 

##theme 6

##score 1

##type 3

##time 0:00:00

Определите уровень сигнала на выходе Y логического элемента, представленного на рисунке, если на один вход подать уровень логической единицы, а на другой – уровень логического нуля.

 

 

##theme 6

##score 1

##type 1

##time 0:00:00

Логический элемент, представленный на рисунке, выполняет операцию

- И-НЕ

+ ИЛИ-НЕ

- И

 

 

##theme 1

##score 1

##type 3

##time 0:00:00

В схеме, представленной на рисунке, эмиттерные переходы транзистора Т1 откроются, если подать на входы Х1 и Х2 напряжение с уровнем логической(го)...

 

 





Подборка статей по вашей теме: