Система DX 200 R5 может быть разделена на три основные части как показано на. рис.5.1:
управляющее оборудование, состоящее из сети блоков микрокомпьютеров, соединенных шиной сообщений;
линейное оборудование, состоящее из устройств сопряжения абонентских и соединительных линий со станцией;
групповое коммутационное поле GSW
Оборудование управления
Управляющее оборудование системы DX 200 R5 базируется на функционально распределенной архитектуре обработки вызовов. Блоки микрокомпьютеров выполняют свои специфические функции и обмениваются сообщениями между собой по дублированной шине сообщений МВ. Прикладное программное обеспечение этих микрокомпьютеров находится в запоминающем устройстве.
Функции обработки вызовов распределены в блоках сигнализации и в центральной группе оборудования станции. Объем трафика и требования сигнализации определяют требуемое количество блоков сигнализации каждого типа.
Центральная группа содержит следующие блоки микрокомпьютеров - маркер М, блок центрального запоминающего устройства СМ, блок статистики STU, блок учета стоимости CHU, блок управления сигнализацией по общему каналу CCMU, блок технической эксплуатации OMU, блок передачи данных DCU.
|
|
Типы блоков сигнализации следующие - блок абонентской сигнализации SSU, блок сигнализации по общему каналу CCSU, блок линейной сигнализации LSU, блок доступа на первичной скорости PAU, блок многочастотной сигнализации MFSU.
Производительность блоков PAU, LSU и SSU до 40000 вызовов в ЧНН; блока CCSU - 45000 вызовов в ЧНН.
.
Рисунок5.1- Система коммутации DX 200 R5
Маркер (М)
Маркер осуществляет управление и контроль групповой ступенью коммутации GSW. Он обеспечивает опробование, соединение и освобождение каналов в коммутационном поле; передачу речевых сообщений; контроль циклов полупостоянных соединений; управление тестовыми функциями. Аппаратное и программное обеспечения маркера дублированы. Автоматические функции восстановления позволяют резервному блоку принимать роль активного маркера без задержек.
Маркер (см. рис.5.2) состоит из центрального процессора (CPU) СРЗ86-U, двух устройств сопряжения с шиной сообщений (интерфейсов шины сообщений – MBIF), блока питания компактной кассеты (PSC3), генератора речевых сообщений (VANG), блоков предварительной обработки сигнализации (AS7), устройств подключения блоков цикловой синхронизации (AFS) и процессоров управления коммутационной системой (SWCOP).
00 | 01 | 02 | 03 | 04 | 05 | 06 | 07 | 08 | 09 | 10 | 11 | 12 | 13 | 14 | 15 |
| |
| CPU | MBIF-T | MBIF-T | AS7-U
| AS7-U | AFS-T | AFS-T | AFS-T / VANG | AFS-T / VANG | SWCOP-S / AFS-T | SWCOP-S / AFS-T | SWCOP-S / AFS-T | SWCOP-S / AFS-T | PSC3 | |||
NOKIA | |||||||||||||||||
|