Мультиплексор имеет информационные входы D, адресные входы А и выходы: прямой Y и инверсный . В нем к выходу Y может быть подключен один из информационных входов D в зависимости от кода действующего на адресных входах А (таблица 2.1.3.1.)
Таблﵼ깮輾㈸捯ᰢྦྷ껤㍨珀共蓦
镥맕鉕ᱸࠆ䥉싼ﴛ숑葓棴Ð粵贞ࠆ踋⢗柀╈ﳧ镃蔼듚늅쬆Ƃꕦᢰ㌰穟葊忞㌲瑡뛜畲冺률◀觍쵦嘂횂笖ꏏⅯ낧㸦涥惖밌䀻溏賆꫁焖鍄㉢ꎌᇤ擨읦軂挈▚䤮삠㵍뼀郂廍쓝뇮ᦣጔ魂笫慰䌵끈踒᾽吢윥媍驈氥쮎阪妧癘竨画ኖ䘥ꡲŴ댡闋㝔ڔﭠ万刧铼懺韫챊몧나㗥磈웿䓎霆牀 |
﨩껀웽趲俻숷翸ꐐ㓶壬忣㛏厚㩙ᕶ鼽禮䖅秿퐌짋慖樝眓鐑峯ⅴ観㽒保㦜댜逶Ⴏ訑愪䅔늡㺓ᵲἈ렩Ʌ仳᱅溲乹村杈霠亩=⟻貅驊ꕙ፳♝粈裣ʎ닝슙㘻䤵領㰹鵸즈凝쌛鍝숊稅菫롳슦諸▼症鎰簀㪋鶳䭫㟜玾ꍅ鴹み嵯訬ꎕ⛎圊쾲벹ךּ䦦떊敨氾非篟⼒痸⪮沶䃲┐㈺ꨓ쓟뿐⬵㦸臋萯链⮙뤇➜䦛끷䊓棐㈇梬ॏꦎ嘦漏➞胧梊敪戀쀌뷲ᥗ嵶穄稜듁讑쩲셸壈ꩶ좽䴐粈価얖顕善먭쮌彖腚옯Y鍻ﻣ岊ⴖ筳棯㧄緁꽦兌脛᧠⎟㜌་⹛锿빴痸蛝쉉䪎垤䄳瞿ᒮ視괺噘ᙡ盐좀䣭孳쌤応㴌䛷鱰⏞হﶷ䊮∄ꕀᖿ풢䝊Ⱌ汽숑䌑芟騋鯬௧塛釬뱖䞚褢絒␚ⓑꟗ曬ຯ炖䅫륢⯾뭛㒊ꓦ璪落範텄黧鈍튥㝖ࢪ짶撫クㅈ侜ܩ嗅䏚윾ᙡ높⋫툶밪뮐ꉫ룠躘
ꏫ퓺仕€쁏赹촘ꐶ콝鐈毅ኖ腧Ґ㊩鶎亖ဧ[㤏㡠⌌笲噚긭磷촼冣ㄯ誂ⴔ눏뀒観ꖶꍇ呅ꥅ퓅艔ឆ⋰Ⱡ圵̳ᱸ콄ꌢ堧ᩂ몥Рисунок 2.1.3.1.
Расширение разрядности мультиплексора
Расширение разрядности мультиплексоров иллюстрирует рисунок. Здесь «мультиплексорное дерево» содержит четыре 4-входовых мультиплексора MUX1—MUX4 c соответственно запараллеленными адресными входами А
0, А
1, код на которых одновременно выбирает один из входов D
0—D
3 всех четырех элементов; кодом на адресных входах А
2, А
3 выходного мультиплексора выбирается один из выходов Y
o— Y
3 Таким образом, 4-разрядный код на входах А
о—А
3 соединяет с выходом Y только один из 16-ти входов (16 = 2
4) D
0—D
l5 (рисунок 2.1.3.2.)
Рисунок 2.1.3.2.
2.1.4. Демультиплексор
Выполняет функцию обратную мультиплексору. Он имеет информационный вход D, адресные входы А и выходы У. В нем вход D может быть подключен к одному из выходов Y в зависимости от кода, действующего на входах А (таблица 2.1.4.1.)
Таблица 2.1.4.1.
Входы
| Выходы
|
A2
| A1
| A0
| y0
| y1
| y2
| y3
| y4
| y5
| y6
| y7
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
|
|
|
|
|
|
|
|
|
|
| D
|
Запишем логические выражения для выходов Y (рисунок 2.1.4.1.)
Y0= D
Y1= D
Y2= D
Y3= D
Y4= D
Y5= D
Y6= D
Y7= D A2A1A0
Рисунок 2.1.4.1.