Интерфейс внешней памяти и периферийных устройств

Внешний порт процессора ADSP_2106x обеспечивает интерфейс с внешней памятью и периферийными устройствами. 4 гигаслова внешнего адресного пространства включаются в объединенное адресное пространство ADSP_2106x. Раздельные шины на кристалле – адреса PM, данных PM, адреса DM, данных DM, адреса I/O и данных I/O – объединяются во внешнем порте и образуют внешнюю системную шину с одной 32_разрядной шиной адреса и одной 48_ разрядной шиной данных. Внешняя SRAM может быть как 16, 32, так и 48_ разрядной; расположенный на кристалле контроллер DMA автоматически упаковывает внешние данные в слова соответствующей разрядности: либо 48_ разрядные команды, либо 32_разрядные данные.

Адресация внешней памяти облегчается за счет декодирования старших адресных линий для генерирования сигналов выбора банка памяти. Для упрощения адресации динамической оперативной памяти (DRAM) со страничной организацией генерируются отдельные сигналы управления.

Процессор ADSP_2106х использует программируемые состояния ожидания при обращении к внешней памяти и сигналы квитирования для внешней памяти,

чтобы обеспечить интерфейс с DRAM и периферийными устройствами с

различным быстродействием.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: