Базовая схема ЭСЛ

Эмиттерно-связанная логика. Элементы ЭСЛ являются основной базой для микросхем сверхвысокого быстродействия. Для уменьшения задержек переключения транзисторы в элементах ЭСЛ не насыщаются. Уменьшению задержек способствует также уменьшение логического перепада и использование эмиттерных повторителей для ввода и вывода сигналов (рис. 4.6).

Элемент ЭСЛ реализует переключение тока I 0. При закрытых VT 1 и VT 2 (A = B = 0) ток I 0 течет через транзистор VT 3. Для этого на базу VT 3 подается постоянное опорное напряжение U оп. На коллекторе транзистора VT 3 за счет падения напряжения на резисторе R к формируется низкий потенциал, который повторяется на выходе (уровень логического нуля).

При подаче высокого уровня (логической 1) на базу хотя бы одного из транзисторов VT 1 или VT 2, ток I 0 течет через них, а транзистор VT 3 закрыт и его высокий потенциал формирует на выходе логическую 1. Следовательно, элемент ЭСЛ на выходе реализует функцию ИЛИ. На выходе эмиттерного повторителя, подключенного к коллектору транзисторов VT 1 и VT 2, можно реализовать логическую функцию ИЛИ-НЕ.

Напряжение питания ЭСЛ обычно выбирается равным –5,2 В, уровню логической 1 соответствует напряжение –0,8 В, а уровню логического нуля –1,7 В.

Несмотря на малые значения времени переключения импульсные помехи в цепях питания незначительны, так как потребление тока в этой схеме не изменяется при ее переключении.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: