Рассмотрим в качестве примера ключевой каскад, используемый в микросхемах транзисторно-транзисторной логики (ТТЛ). Для них
=5 В, нормируемое минимальное входное напряжение логической единицы
= 2.4 В.
Когда с предыдущего каскада поступает сигнал логического нуля
=0.2 В, транзистор закрыт не полностью. Кроме того, к указанному значению входного напряжения добавляется и падение напряжения на сопротивлении в цепи базы от коллекторного теплового тока.
Для компенсации этих составляющих сигнала логического нуля и обеспечения при этом режима отсечки транзистора в классической схеме ключевого каскада предусматривается источник компенсирующего тока, образованного резистором
и источником напряжения минус
.
Для повышения быстродействия ключа используется ускоряющий конденсатор
, показанный на рис. 57.а. Благодаря ему увеличивается отпирающий базовый ток в момент появления сигнала логической единицы и ускоряется процесс запирания транзистора при сигнале логического нуля, поскольку в этом случае ускоряющий конденсатор будет создавать на базе запирающее напряжение отрицательной полярности.






