Структура микропроцессора К580

Лекция №15-2

Микропроцессорная техника

2. АРХИТЕКТУРА МИКРОПРОЦЕСОРА.. 1

2.1 СТРУКТУРА МИКРОПРОЦЕССОРА К580. 1

2.1.1. РЕГИСТРЫ МИКРОПРОЦЕССОРА.. 2

2.1.2. АРИФМЕТИЧЕСКО-ЛОГИЧЕСКОЕ УСТРОЙСТВО.. 5

2.1.3. ШИНЫ МИКРОПРОЦЕССОРА.. 5

2.1.4. СТЕК.. 7

2.1.5. БУФЕРНЫЕ СХЕМЫ... 8

2.2. СЛОВО СОСТОЯНИЯ МИКРОПРОЦЕССОРА.. 9

2.2.1. СОСТОЯНИЕ ЗАХВАТА.. 10

2.2.2. СОСТОЯНИЕ ПРЕРЫВАНИЯ.. 10

2.2.3. СОСТОЯНИЕ ОСТАНОВА.. 11

2.3. СИСТЕМА КОМАНД МИКРОПРОЦЕССОРА К580. 11

ПРИЛОЖЕНИЕ.. 13

АРХИТЕКТУРА МИКРОПРОЦЕСОРА

На примере К580ВМ80А

СТРУКТУРА МИКРОПРОЦЕССОРА К580.

 

Рассмотрим наиболее часто используемый в промышленности 8-разрядный микропроцессор К580ВМ80А (аналог Intel 8080). На рис.2.1 представлена структура микропроцессора К580. На структурные решения определенное влияние оказало ограниченное число выводов корпуса МП (в данном случае их 40).

МП имеет три шины: 8-разрядную двунаправленную внутреннюю шину данных (ШД), 16-разрядную адресную шину (ША) и шину управления (ШУ).

 

Внутренняя шина данных является магистралью, по которой могут обмениваться данными все подключенные к ней блоки (узлы) МП. Одновременно по шине данных осуществляется обмен только между двумя узлами МП. Таким образом, узлы МП, подсоединенные к шине данных, разделяют эту шину по времени.

Шина управления содержит линии для передачи управляющих сигналов, признаков состояния процессора и периферийных устройств, в том числе линии: синхронизации передачи и идентификации информации, передаваемой по шине данных; сигналов, информирующих МП о готовности периферийных устройств; сигнала запроса прерывания от периферийных устройств и сигнала разрешения прерывания и др.

При рассмотрении структуры МП можно выделить следующие ее части: блок регистров, арифметическое - логическое устройство (АЛУ), буферные схемы, управляющее устройство.

 

 

Рис.2.1
Адресная шина (А0 - А15)
 
dbin
 inte
 intr
wait
hlda
hold
ready
sinc
reset
Буфер ША
j1
j2
Запись
Управление шиной
Управление прерыва-нием
Управление ПДП
Готовность, ожидание
Сброс
Синхрони-зация
Сх ема упр авления МП С
Управ- ляющие сигналы
Первичный управляющий аппарат
ДК
Внешняя шина данных
АЛУ
РА
ИНК/ДЕК
СК (PC)
УС (SP)
L
H
E
D
C
B
Z
W
Мультиплексор
F
Т
А
РК
Буфер ШД
Внешняя шина данных (D0 - D7)
Структура МП К580

 

 




Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: