Змістовий модуль №1
1. Імпульсні пристрої. Параметри одиночного імпульсу. Параметри групи імпульсів.
2. Ключовий режим роботи біполярних транзисторів. Схема, режими, графічне визначення станів транзистора.
3. Статичні характеристики ключового транзисторного каскаду.
4. Динамічні характеристики ключового транзисторного каскаду.
5. Симетричний мультивібратор на біполярних транзисторах. Схема, часові діаграми.
6. Одновібратор на біполярних транзисторах. Схема, часові діаграми.
7. Імпульсний режим роботи операційних підсилювачів. Компаратор на операційному підсилювачі.
8. Імпульсний режим роботи операційних підсилювачів. Тригер Шмітта на операційному підсилювачі.
9. Мультивібратор на операційному підсилювачі. Схема, часові діаграми.
10. Одновібратор на операційному підсилювачі. Схема, часові діаграми.
Змістовий модуль №2
1. Алгебра логіки. Аксіоми і закони алгебри логіки.
2. Алгебра логіки. Теореми і тотожності алгебри логіки.
3. Логічний елемент «І», умовне позначення, таблиця істинності, часові діаграми.
4. Логічний елемент «АБО», умовне позначення, таблиця істинності, часові діаграми.
5. Логічний елемент «НЕ», умовне позначення, таблиця істинності, часові діаграми.
6. Логічний елемент «І-НЕ», умовне позначення, таблиця істинності, часові діаграми.
7. Логічний елемент «АБО-НЕ», умовне позначення, таблиця істинності, часові діаграми.
8. Логічний елемент «рівнозначність», умовне позначення, таблиця істинності, часові діаграми.
9. Логічний елемент «нерівнозначних», умовне позначення, таблиця істинності, часові діаграми.
10. Логічні функції. Запис логічних функцій (ДНФ, КНФ, СДНФ, СКНФ). Приклад для таблиці істинності трьох змінних.
11. Мінімізація логічних функцій за допомогою законів, аксіом, теорем і тотожностей алгебри логіки. Привести приклад.
12. Мінімізація логічних функцій за допомогою карт Карно в ДНФ. Привести приклад.
13. Мінімізація логічних функцій за допомогою карт Карно в КНФ. Привести приклад.
14. Переклад логічних функцій до одного базису. Привести приклад.
Змістовий модуль №3
1. Тригери. Функціональна схема тригера. Класифікація тригерів.
2. Асинхронні RS- тригери. Схеми, таблиці істинності, часові діаграми.
3. Синхронні RS- тригери. Схеми, таблиці істинності, часові діаграми.
4. R-тригери. Схеми, таблиці істинності, часові діаграми.
5. S-тригери. Схеми, таблиці істинності, часові діаграми.
6. E-тригери. Схеми, таблиці істинності, часові діаграми.
7. D-тригери. Схеми, таблиці істинності, часова діаграми.
8. DV-тригери. Схеми, таблиці істинності, часові діаграми.
9. T-тригери. Схеми, таблиці істинності, часові діаграми.
10. JK-тригери. Схеми, таблиці істинності, часові діаграми.
11. Тригер типу «майстер-помічник». Схема, таблиця істинності, часові діаграми.
12. Характеристика і параметри цифрових ІМС.
13. Лічильники імпульсів, їх типи і характеристики, структурна схема, позначення.
14. Лічильник імпульсів з послідовним переносом.
15. Лічильник імпульсів з паралельним переносом.
16. Лічильник імпульсів з наскрізним переносом.
17. Коди, що застосовуються в лічильниках.
18. Десяткові лічильники.
19. Десятковий лічильник, який працює в кодах 2-4-2-1, які самі доповнюються.
20. Десятковий лічильник, який працює в кодах 4-2-2-1, які самі доповнюються.
21. Кільцеві лічильники.
22. Реверсивні лічильники.
23. Програмовані лічильники.
24. Паралельний регістр.
25. Послідовний регістр.
26. Паралельно-послідовний регістр.
27. Пірамідальний дешифратор.
28. Лінійний дешифратор.
29. Прямокутний дешифратор.
30. Шифратори. Шифратор 8 в 3, приклад побудови.
31. Цифровий мультиплексор, структурна схема, опис.
32. Цифровий мультиплексор 4→1.
33. Цифровий демультиплексор, структурна схема.
34. Цифровий демультиплексор 1→4.
Змістовий модуль №4
1. Що розуміється під схемами одного сімейства, які основні сімейства логічних схем існують.
2. Бінарні рівні напруг, діапазони напруг для рівнів L і H.
3. Позитивна і негативна логіка.
4. Робоча таблиця з напруженнями, рівнями і таблиця істинності.
5. Властивості схем, споживана потужність.
6. Властивості схем, діапазон рівнів і передавальна характеристика.
7. Властивості схем, час перемикання.
8. Властивості схем, здатність навантаження.
9. Властивості схем, завадостійкість.
10. Властивості схем, провідні логічні операції.
11. Сімейство ДТЛ, схеми, характеристики.
12. Сімейство ТТЛ, схеми, характеристики.
13. Сімейство ТТЛШ, ТТЛШ зі зниженим енергоспоживанням.
14. Сімейство МОП, КМОП, схеми, характеристики, рівні напруг.