Схема аналогового интерфейса TLC320AD50C

Аналоговый интерфейс TLC320AD50C (50I и 52C) обеспечивает преобразование сигнала с высоким разрешением из цифрового в аналоговый (D/A) и из аналогового в цифровой (A/D) с использованием технологии сигма-дельта модуляции. Архитектура с сигма-дельта модуляцией обеспечивает А/Ц и Ц/А преобразование с высоким разрешением при низкой стоимости системы.

Программируемые функции этого устройства могут быть выбраны через последовательный интерфейс. Они включают сброс, выключение, протокол связи, частоту дискретизации сигнала, регулировку уровня и тестовые режимы системы.

Основные возможности устройства:

• Универсальная схема аналогового интерфейса для модема V. 34+ и различных аудио приложений

• 16-разрядные сигма-дельта АЦП и ЦАП

• Последовательный интерфейс

• Типовое значение SNR (отношение сигнал/шум) для АЦП и ЦАП равно 89dB

• Типовое значение THD (суммарное значение коэффициента нелинейных искажений) для АЦП и ЦАП равно 90 dB

• Типовое значение динамического диапазона 88 dB

• Тестовый режим, включающий цифровой и аналоговый петлевой тесты

• Программируемая частота А/Ц и Ц/А преобразования

• Максимальная частота преобразования: 22.05 кГц

• Программируемая регулировка уровня на входе и выходе

• Одно напряжение питания 5В или 5В аналоговое и 3В цифровое напряжение питания

• Типовая рассеиваемая мощность в рабочем режиме (PD) 120 mW (скз)

• Аппаратный режим пониженного энергопотребления до 7.5 mW

• Внутреннее опорное напряжение (Vref)

• Дифференциальная архитектура всего устройства

• TLC320AD50C/I может поддерживать до трех подчиненных устройств;

TLC320AD52C до одного

• Формат данных – двоичный дополнительный код

• Вывод ALTDATA обеспечивает текущий контроль данных

• Контроль усилителя для контроля входных сигналов

• Внутренняя фазовая автоподстройка частоты (PLL)

Устройство состоит из следующих основных блоков:

• 16-разрядный сигма-дельта АЦП

• 16-разрядный сигма-дельта ЦАП

• Фильтр для децимации после АЦП

• Интерполирующий фильтр перед ЦАП

• Последовательный интерфейс со схемой управления

• Внутренний источник опорного напряжения (Vref)

• Внутренняя схема фазовой автоподстройки частоты (PLL)

• Внутренние цепи синхронизации

• Сглаживающий фильтр нижних частот после ЦАП

• Усилители с программируемым коэффициентом усиления (PGA)

• Аналоговые цепи обратной связи

• Цифровые цепи обратной связи

• Выходной буфер и два мультиплексора

Передача данных всегда выполняется при первичной связи главного устройства со схемой. Так как устройство работает синхронно, передача слова данных из канала АЦП и в канал ЦАП происходит одновременно.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: