DLU – абонентский блок

SGC – процессор коммутационной группы

Рисунок 4.10– Структура управляющей системы

Рисунок 4.11 – Распределение функций между CP и GP

Рисунок 4.12 – Взаимодействие CP и GP

Все устройства соединяются с полем SN по линиям SDC с потоком 8,192 Мбит/c (128 каналов по 64 кбит/c каждый). Нулевые каналы SDC задействуются для образования внутренних каналов передачи данных между GP разных LTG, между GP и СР (рисунок 4.12). Управление межпроцессорным обменом обеспечивает буфер сообщений МВ.

По внутренним каналам межпроцессорного обмена передаются следующие виды данных:

· сообщения о событиях (от GP LTG к CP, от SGC к СР);

· команды – указания на действия (от CP к GP LTG, от СР к SGC);

· рапорты – квитанции (отчеты) о выполненных действиях (между GP разных LTG);

· сигнальные сообщения ОКС№7 (между CP и ССNC, между GP LTG и CCNC).

Каждый GP LTG отправляет свои сообщения и рапорты в нулевом канале SDC. В коммутационном поле эта информация от 63-х LTG мультиплексируется в 2, 4 …126 каналы и поступает в буфер сообщений МВ, который производит сортировку данных. Сообщения о событиях направляются в CP, а рапорты, по возможности, перенаправляются в LTG, минуя СР.

Сигнальным трафиком ОКС№7 управляет CCNC, который выполняет функции подсистемы передачи сообщений МТР, а также часть функций подсистемы управления сигнальным соединением SCCP. При использовании SSNC (сетевой контроллер системы сигнализации) все сигнальные сообщения ОКС№7 обрабатываются без участия СР.

4.2.3 Процессор СР113 представляет собой мультипроцессор, производительность которого наращивается ступенями, благодаря чему он может обеспечить координацию работы станций любой емкости с соответствующей пропускной способностью. В системе EWSD V.15 используются два типа координационных процессора CP113D и CP113C/CR. Процессоры CP113C/CR входят в состав станций большой емкости в сочетании с буфером сообщений MBD, коммутационным полем SN(D) и контроллером системы сигнализации ОКС№7 SSNC. Процессоры CP113D применяются на станциях меньшей емкости в сочетании с буфером сообщений МВВ, коммутационным полем SN(B) и управляющим устройством сигнализации ОКС№7 CCNC.

Координационный процессор CP выполняет функции обработки вызовов, технической эксплуатации, обеспечения надежности.

В состав CP входят (рисунок 4.13):

· BAP – базовый процессор, выполняющий функции обработки вызовов и технической эксплуатации;

· CAP – сопроцессор обработки вызовов;

· IOP – процессор ввода/вывода, управляет обменом данными с оборудованием коммутационной станции и периферийными устройствами технической эксплуатации ОА&М;

· CMY – общая память для хранения общей базы данных, списков ввода/выводадля интерфейсовIOP:MB и информации, используемой процессорами IOP для обмена данными с периферийными устройствами технической эксплуатации ОА&М;

· BCMY – шина общей памяти для межпроцессорной связи и реализации процедур обращения кCMY;

· IOC – контроллер ввода/вывода, образует интерфейс между шиной общей памятиBCMY и процессором IOP.

Кроме того, CP113C/CR содержит мостовой АТМ-процессор (процессор асинхронного режима передачи) типа C (АМРС), который является интерфейсом с сетевым контроллером SSNC.

Для повышения надежности все наиболее важные блоки координационного процессора дублируются.



Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: