double arrow

СУММИРУЮЩИЙ СИНХРОННЫЙ СЧЁТЧИК

В синхронном счётчике переключающиеся разряды переходят в новое состояние одновременно (синхронно). Для того чтобы на входы всех разрядов каждый счётный импульс поступал одновременно, а переключение разрядов происходило в нужной последовательности, в схему добавляют логические цепи, которые обеспечивают переключение одних разрядов, а другие удерживают от переключения.


В схеме (рис. 34.3) четырехразрядного синхронного счётчика на JK -триггерах на тактовые входы С всех триггеров счётные импульсы поступают одновременно с входа Т. Информационные входы J и К каждого триггера объединены. Триггер Т 1 переключается каждым счётным импульсом, так как на его входы J и К постоянно подаётся 1. Остальные триггеры переключаются счётными импульсами при следующих условиях:

Т 2 - при Q 1 = 1; Т 3 - при Q 1 = 1 и Q 2 = 1; Т 4 - при Q 1 = 1, Q 2 = 1 и Q 3 = 1.

Чтобы обеспечить указанные условия переключения триггеров, в схему (рис. 34.3) добавлены конъюнкторы И 1, И 2 и И 3. На информационный вход каждого из триггеров Т 2, Т 3 и Т 4 подаётся конъюнкция сигналов с основных выходов предыдущих триггеров. Разрешающая переключение единица поступит на вход соответствующего триггера, если все предыдущие триггеры находятся в состоянии 1, и по счётному сигналу он переключается.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



Сейчас читают про: