В основу стандарта положена идея внедрение в компоненты цифрового устройства средств, обеспечивающих унифицированный подход к решению следующих задач:
· Тестирование связей между интегральными схемами, после того, как они были смонтированы на печатной плате или другой основе;
· Наблюдение за работой компонент без вмешательства в их нормальную работу, или непосредственное управление одним или более компонентом;
· Обеспечение стандартизованного доступа к произвольным средствам самотестирования, встраиваемым в БИС (большая интегральная схема).
Стандарт JTAG определяет:
· Интерфейс, через который осуществляется обмен тестовыми инструкциями и данными между ведущим устройством и встроенными средствами тестирования (TAP — Test Access Port);
· Минимальный набор средств тестирования, встраиваемых в БИС (средства поддержки метода Граничного Сканирования).