Б. Быстродействующие ячейки памяти различной длины

Итоговый контрольный тест по Архитектуре ЭВМ и ВС                                

1. Компьютер - это...

а. комплекс технических средств, предназначенных для работы пользователя;

б. комплекс технических средств, предназначенных для обеспечения сетевой связи

В. комплекс технических средств, предназначенных для автоматического преобразования информации в процессе решения вычислительных и информационных задач

г. комплекс технических средств, предназначенных для обработки текстов и графики

д.  комплекс технических средств, предназначенных для выполнения расчетов.

2. Какое устройство необходимо подключить для ускорения выполнения операций?

а. устройство управления;

б. арифметико-логическое устройство;

в. математический сопроцессор;

г. микропроцессорную память;

д. порт ввода/вывода.

3. Какие формы представления двоичных чисел применяют в ЭВМ?

а. в виде двоичного кода;

б. в виде восьмеричного кода;

в. в виде восьмеричного слова и двоичного полуслова;

г. с фиксированной и плавающей точкой;

д. в виде плавающих последовательностей бит.

4. Внутримашинный интерфейс - это...

а. система связи и сопряжения узлов и блоков ЭВМ;

б. совокупность программных средств;

в. совокупность аппаратных средств;

г. различные средства сопряжения;

д. аппаратура для подключения различных устройств.

5. К какой шине возможно подключение максимального количества устройств?

а. ISA;

б. EISA;

в. VLB;

г. MCA;

Д. PCI.

6. Регистровая кэш-память предназначена для...

а. хранения программ;

б. увеличения скорости выполнения операций;

в. запуска программ;

г. хранения BIOS;

д. хранения адресов.

7. Сегмент - это...

а. 64-килобайтное поле памяти;

б. 6-килобайтное поле памяти;

в. 32-килобайтное поле памяти;

г. 8-килобайтное поле памяти;

д. 128-килобайтное поле памяти.

8. Какие адреса относятся к расширенной памяти?

а. 0-640 Кбайт;

б. 256-320 К;

в. 1024 К и выше;

г. 64-128 К;

д. 1088 К и выше.

9. Что является носителем информации?

а. запоминающее устройство;

б. память;

в. интерфейс;

г. материальный объект, способный хранить информацию;

д. проводники в шине.

10. К каким компьютерным устройствам относятся принтеры?

а. ввода;

б. вывода;

в. запоминающим устройствам;

г. устройствам управления;

д. ВЗУ.

11. Какой тип принтеров имеет наибольшее быстродействие?

а. струйные;

б. матричные;

в. термопринтеры;

г. игольчатые;

Д. лазерные.

12. Какое качество печати принтера обозначается Draft?

а. режим печати, близкий к типографскому;

б. режим с типографским качеством печати;

в. режим черновой печати;

г. сверхкачественный режим;

д. графический режим печати.

13. Чему равно десятичное число 10 в шестнадцатеричной системе счисления?

а. 10;

б. F;

в. 11;

Г. А.

14. Какую закономерность отмечает закон Мура?

а. Рост стоимости процессоров каждые 3 года;

б. Уменьшение технологического процесса в два раза каждые 2 года;

в. Увеличение быстродействия процессоров и емкости жестких дисков каждые 2 года;

г. Рост количества инвестиций, вложенных в отрасль, каждые 2 года.

15. Каково назначение интерфейса?

а. Ликвидация помех при передаче данных;

б. Преобразование данных в шине управления;

в. Выбор принтера;

Г. Сопряжение объектов с различными характеристиками.

16. Как расшифровывается аббревиатура CPU:

а. Constant Parity UPS;

б. Central Processing Unit

в. Complex Port Up

Г. Computer Pentium Unix.

17. Сколько классов архитектур вычислительных систем (ВС) выделяют по классификации Флинна:

а. 2;

б. 3;

в. 4;

г. 6.

18. К какому классу ВС можно отнести структуры векторной или матричной обработки?

а. SISD (ОКОД);

б. SIMD (ОКМД);

в. MISD (МКОД);

г. MIMD (МКМД).

19. К какому классу ВС можно отнести ЭВМ классической (фон-неймановской) структуры?

а. SISD (ОКОД);

б. SIMD (ОКМД);

в. MISD (МКОД);

г. MIMD (МКМД).

20. В какой архитектуре ВС имеет неоднородную оперативную память?

а. Симметричная мультипроцессорная архитектура (SMP);

б. Асимметричная мультипроцессорная архитектура (АSMP);

в. Массивно-параллельная мультипроцессорная архитектура (MPP);

г. Гибридная мультипроцессорная архитектура (NUMA);

д. Кластерная мультипроцессорная архитектура.

21. В какой архитектуре ВС состоит из 2-х или более узлов, соединённых интерфейсами?

а. Симметричная мультипроцессорная архитектура (SMP);

б. Асимметричная мультипроцессорная архитектура (АSMP);

в. Гибридная мультипроцессорная архитектура (NUMA);

Г. Кластерная мультипроцессорная архитектура.

22. Микропроцессоры типа RISC обладают:

а. Полным набором команд

б. Набором сверхдлинных команд;

В. Сокращенным набором команд

г. Минимальным набором команд.

23. Микропроцессоры типа VLIW обладают:

а. Полным набором команд

б. Набором сверхдлинных команд;

в. Сокращенным набором команд

г. Минимальным набором команд.

24. Регистры – это:

а. Физические каналы передачи сигналов

б. Быстродействующие ячейки памяти различной длины

в. Схемы сопряжения, позволяющие подключить к микропроцессору КЭШ-память

г. Ячейки оперативной памяти фиксированной длины.

25. Какую длину имеет слово в структуре памяти ЭВМ?

а. 1 байт;

б. 2 байта;

в. 4 байта;

г. 8 байт.

26. Что используется для хранения целых чисел и символов?

а. Байт;

б. Слово;

в. Двойное слово;

г. Регистр флагов.

27. Какие регистры не могут быть операндами?

а. Сегментные регистры;

б. Счётчик команд;

в. Регистры общего назначения;

г. Регистр флагов.

28. Адресное пространство микропроцессора определяется:

а. Разрядностью шины данных;

б. Произведением тактовой частоты на разрядность шины адреса;

в. Разрядностью шины адреса;

г. Совокупной разрядностью всех шин микропроцессора.

29. Преобразование данных из параллельного вида в последовательный и наоборот выполняет устройство:

а. UART;

б. DMART;

в. SMART.

30. Технология постоянной угловой скорости обозначается:

а. CLV;

б. CAV;

в. P-CAV.

31. Передача какого типа применяется для пересылки скан-кода в ПК?

а. Синхронная последовательная;

б. Старт-стопная;

в. Параллельная.

32. Наличие встроенной КЭШ-памяти позволяет:

а. сглаживать различия в скорости работы более медленных устройств (память) с более быстрыми (микропроцессор);

б. определять оптимальную последовательность действий процессора;

в. генерировать последовательность управляющих импульсов.

33. Дешифратор служит для:

а. определения кода операции текущей команды;

б. вычисления и хранения адреса команды;

в. пересылки результата в оперативную память;

г. записи и временного хранения адресов, операндов, команд и пр.

34. Дополнительный код отрицательного числа представляет собой:

а. результат суммирования обратного кода числа с единицей младшего разряда;

б. результат вычитания из обратного кода числа единицы в младшем разряде;

в. результат инвертирования обратного кода числа;

г. результат преобразования обратного кода числа в его знаковом разряде

35. Общий вид числа в форме с плавающей запятой:

а. N=±МР±r

б. N=±МР±r

в. N=±М(Р±r)

г. N=М-Рr

36. Что собой представляет «адресная пара»?

а. Ячейка-столбец;

б. Сегмент-ячейка;

в. Сегмент-смещение;

г. Сегмент-сегмент.

37. Что является недостатком динамической памяти?

а. Малое время хранения заряда конденсатора;

б. Большое время хранения заряда конденсатора;

в. Отсутствие регенерации ячеек памяти;

г. Высокая стоимость ячейки памяти.

38. Из чего состоит ячейка статической памяти?

а. 1 транзистора;

б. 1 конденсатора;

в. 1 транзистора и 1 конденсатора;

Г. 4-6 транзисторов.

39. Какое количество информации хранится в одной ячейке памяти динамического типа?

а. 1 бит;

б. 2 бита;

в. 1 байт;

г. 2 байта.

40. Каким сигналом синхронизируется адрес столбца?

а. CAS;

б. RAS;

в. LAS;

г. FAS.

41. Как называется запоминающий элемент, на котором строится статическая память?

а. Транзистор;

б. Триггер;

в. Тиристор;

г. Тигель.

42. Как расшифровывается аббревиатура DRAM?

а. Динамическая память с активным доступом;

б. Динамическая память с последовательным доступом;

в. Динамическая память с произвольным доступом;

г. Динамическая память со сквозным доступом;

43. Сигналы запросов на прерывания выполняются:

а. по шине данных;

б. по шине управления;

в. по шине адреса;

г. по всем шинам одновременно.

44. Чему равно десятичное число 16 в шестнадцатеричной системе счисления?

а. 10;

б. F;

в. 11;

г. А.

45. Обратный код числа получают:

а. Устанавливают единицу в знаковом разряде числа, а значащие разряды числа заменяют на инверсные;

б. Устанавливают нуль в знаковом разряде числа, а значащие разряды числа заменяют на инверсные;

в. Устанавливают единицу в знаковом разряде числа, а к значащим разрядам числа прибавляют единицу;

г. Устанавливают нуль в знаковом разряде числа, а к значащим разрядам числа прибавляют единицу.

46. Что лежит в основе классификации вычислительных систем (ВС) по М.Флинну?

а. Понятие команды;

б. Понятие данных;

в. Понятие потоков;

г. Понятие класса.

47. К какому классу относятся ВС конвейерного типа?

а. SISD (ОКОД);

б. SIMD (ОКМД);

в. MISD (МКОД);

г. MIMD (МКМД).

48. К какому классу относятся ВС, используемые в крупных вычислительных центрах?

а. SISD (ОКОД);

б. SIMD (ОКМД);

в. MISD (МКОД);

Г. MIMD (МКМД).

49. В какой архитектуре ВС группа процессоров работает с общей оперативной памятью?

а. Симметричная мультипроцессорная архитектура (SMP);

б. Асимметричная мультипроцессорная архитектура (АSMP);

в. Массивно-параллельная мультипроцессорная архитектура (MPP);

г. Гибридная мультипроцессорная архитектура (NUMA);

д. Кластерная мультипроцессорная архитектура.

50. В какой архитектуре ВС каждый процессор имеет собственную оперативную память?

а. Симметричная мультипроцессорная архитектура (SMP);

б. Асимметричная мультипроцессорная архитектура (АSMP);

в. Массивно-параллельная мультипроцессорная архитектура (MPP);

г. Гибридная мультипроцессорная архитектура (NUMA);

д. Кластерная мультипроцессорная архитектура.

51. Микропроцессоры типа MISC обладают:

а. Полным набором команд;

б. Набором сверхдлинных команд;

в. Сокращенным набором команд;


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: