Эмиттерно-связанная логика (ЭСЛ)

Интегральные схемы семейства ЭСЛ, называемые также ИС с токовой связью, являются примером схем, работающих в ненасыщенном режиме с малым перепадом напряжений логических уровней. В настоящее время ИС данного семейства являются наиболее быстродействующими. По-видимому, такое положение сохранится и в будущем. Интегральные схемы семейства ЭСЛ с уменьшенными геометрическими размерами могут иметь время задержки сигнала около 0,2 нс, потребляемую мощность в расчете на один инвертор 1 мВт и степень интеграции около 200 инверторов на 1 мм.

Можно сделать следующие выводы.

• ИС И2Л имеют наименьшие потребляемую мощность и работу переключения, а также наибольшую степень интеграции, однако быстродействие их оказывается наименьшим.

• ИС ЭСЛ являются наиболее быстродействующими.

• ИС И2ЛШ имеют промежуточные значения параметров, соединяя достоинства двух предыдущих семейств.

• Диодно-транзисторная логика (ДТП)

До недавнего времени это семейство ИС применялось редко. Интерес к нему возник вновь после того, как удалось создать логические устройства, работающие на подобном принципе, с временем задержки 1,6 нс, рассеиваемой мощностью 0,5 мВт/инвертор; степень интеграции 400 инверторов/мм2. В новых ИС ДТЛ резисторы и диоды выпушены из поликристаллического кремния, что позволило увеличить площадь монокристалла, отводимую под активные элементы.

ТРАНЗИСТОРНО-ТРАНЗИСТОРНАЯ ЛОГИКА (ТТЛ)

Данное семейство ИС, по-видимому, не является перспективным для создания СБИС, так как свойственные ему качества можно реализовать с помощью других устройств, потребляющих меньшую мощность. Тем не менее данные ИС обладают наибольшим быстродействием среди ИС, работающих в насыщенном режиме. Быстродействие достигается за счет того, что диодная цепь, размещаемая на входе ИС ДТЛ, заменена много-эмиттерным транзистором.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: