Элементы комбинационных логических устройств

На рис. 8.1а представлена схема ИЛИ, выполненная на дио­дах. Управляющий сигнал на выходе появляется при поступле­нии сигнала ИЛИ на один, ИЛИ на два других входа, одновре­менно или вместе.

Таблица 8.1 - Основные законы алгебры логики

Сигнал той же полярности появляется на выходе схемы ИЛИ в том случае, когда хотя бы на одном из входов: - ИЛИ на U1 ИЛИ на U2 ИЛИ на U3 будут логические сигналы (единицы).

На рис.8.16 приведена схема И, собранная на диодах. При поступлении сигнала только на один вход запирается соответст­вующий диод, а другие диоды остаются открытыми, в силу чего сопротивление между точками А и В остается малым и сигнал на выходе отсутствует. Таким образом, на выходе схемы И сигнал появится только тогда, когда на всех входах: И на U1 И на U2 И на U3 будут логические сигналы (единицы),

Логическая схема НЕ выполняется на транзисторе (рис.8.1 в), или инвертирующем операционном усилителе. На выходе этой схемы сигнал инверсный тому, который присутствует на входе. Если на входе присутствует логическая единица (высокий сиг­нал), то на выходе - логический нуль (низкий сигнал) и наоборот

Рассмотренные схемы на диодах имеют существенный недостаток, связанный с ослаблением сигнала при работе, что затрудняет осуществление каскадных соединений различных логических цепочек. От этого недостатка свободны схемы, дополненные тран­зисторами, выполняемыми по интегральным технологиям. Современная промышленность выпускает интегральные логические микросхемы с широкой гаммой логики.

Рисунок 8.1- Исполнение логических элементов.

Для двух переменных имеют место 16 логических функций, математические соотношения и графические обозначения кото­рых приведены в таблице 8.2.

Графическое изображение логических элементов осуществ­ляется в виде прямоугольников, внутри которых ставятся услов­ные символы: & - элементы с выполнением операции конъюнк­ции, 1 - элементы с выполнением операции дизъюнкции, =1 - ис­ключающее ИЛИ.

С левой стороны прямоугольников изображают входы, а с правой - выходы (таблица 8.2). Входы или выходы, помеченные кружочками, соответствуют инвертированию сигнала. Входы или выходы, не несущие логической информации, например, входы расширения или питания, помечают крестиком х. На основе логических элементов может быть построена электронная схема любой сложности.

Таблица 8.2 - Некоторые функции двух переменных

Переключательной функцией в алгебре логики называют функцию, представляющую собой зависимость выходного сигна­ла от входных, имеющих место в данный момент времени. Для составления переключательных функций вначале составляют таблицы истинности (таблица 8.3). Столбцы в таблице истинно­сти обозначают наименованиями входных и выходных перемен­ных, а в строках записывают всевозможные сочетания входных и выходных сигналов в соответствии со словесным описанием ал­горитма работы синтезируемых устройств.

Покажем это на примере мажоритарного элемента (рис. 8.2), имеющего три входа Х1, Х2, Х3 и один выход Y. Единичный сиг­нал на выходе у такого элемента должен появится в том случае, если на двух или на трёх входах имеют место единичные сигна­лы. В противном случае на выходе должен быть нуль. Ниже представлена таблица истинности для мажоритарного элемента. На основании таблицы истинности переключательная функция может быть записана в следующем виде:

Y = Xl X2 X3VXl X2 X3VXl X2 X1VXl X2 X3. (8.1)

Для построения мажоритарного элемента требуется: три ин­вертора для получения инверсных сигналов Х1, Х2, Х3, четыретрёхвходовых элемента ЗИ и один четырёхвходовый элемент 4ИЛИ (рис.8.2).

В большинстве случаев, применяя основные законы булевой алгебры, переключательные функции удаётся минимизировать, что в свою очередь снижает аппаратные затраты на построение устройств. Так, например, применяя закон дополнительности, формулу (8.1) можно привести к следующему, более простому, виду:

Y = Xl X2VXl X3VX2 X3. (8.2)

Для построения того же мажоритарного элемента по формуле (8.2) требуется всего три двухвходовых элемента 2И и один трёх-входовый элемент ЗИЛИ.

Минимизация логических функций осуществляется с целью снижения аппаратных затрат при построении комбинационных устройств. Основными критериями при минимизации являются: сокращение числа членов в переключательной функции, числа входов у используемых логических элементов, числа межсхем­ных соединений, а также числа логических операций, необходи­мых для выполнения функции. При минимизации результирую­щее действие переключательных функций сохраняется постоян­ным. Для целей минимизации переключательных функций, имеющих до трёх переменных, используют аналитические мето­ды с применением основных законов алгебры логик

Таблица 8.3 - Таблица истинности для мажоритарного элемента

Рисунок 8.2 - Мажиротарный элемент


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: